第二一二章 王岸然的惊叹(2/2)

投票推荐 加入书签 留言反馈

打奔四就是实例。

    “我需要速龙二代全部的技术资料。”

    半小时后,技术负责人谷亮和雷布斯联炔进入王岸然的办公室。

    谷亮拿着一张光盘,还有一个打火机模样的东西,这立刻引起王岸然的注意。

    “b存储盘研发成功了?”

    “已经有了样品,目前来看,使用没什么问题。”

    “多大容量?”

    “。”

    这容量完全是鸡肋啊,在d堆叠没有出来之前,目前的生产工艺也就只能这样了。

    “王总,这是驱动,得先装上驱动,电脑才能识别使用。”

    “b存储驱动可以集成到系统里。”

    “速度怎么样?”

    “读取最大速度可以达到每秒,写入最高速度可以达到每秒。”

    王岸然摇摇头,这速度惨不忍睹啊,不过好在容量小,没感觉速度慢,要是容量达到g这个级别,以这个速度,拷一个大文件,岂不是要等的蛋疼。

    好在,这只是开始。

    全套资料有五百多的数据,自然不会装在小小的u盘里面,光盘出了驱动之外,自然是王岸然需要的资料。

    谷亮和雷布斯静静坐在一旁。

    而王岸然则打开文件,作为一个资深的cpu架构工程师,王岸然很清楚,cpu芯片设计的关键在哪里?

    其实硬件,说白了,就是固话的程序,是用晶体管作为最基本的单元,组成逻辑门电路,再以电路在集成设计好的硬件程序。

    检查的关键就是,在上层逻辑有没有问题,在下层上就是电路有没有错误。

    下层电路,王岸然没有必要检查,一千多万的晶体管,校验的任务繁重,技术难度较低。

    而在上层逻辑上,主要检查计算单元的实现机制,逻辑单元的处理过程,指令集组成,分支的处理,寄存器的判定写回机制,数据交换,中断等……

    这在eda软件里,是有特定的程序语言来描述的。

    十分钟,半个小时,一个小时,三个小时……

    让王黯然惊讶的是,他竟然没有挑到刺。

    甚至拿着放大镜也没有找到。

    更让他意外的是,在于内存数据交换中,cpu事业部的研发人员,竟然加入了类似记忆处理的计算单元。

    按照这样的设计,计算机在分支预测连续失败之后,会将该类程序的处理机制写入集成在cpu上的存储器,在电脑启动时自动加载到cpu二级缓存当中,预留了kb的逻辑空间,以计数器设置进退机制。

    这套技术,王岸然可是没有提示过啊!

    “这段是谁设计的?”

    “傅言提出来的思路,大家觉得这个办法可以提升特定环境下分之预测的准确率,所以就采用了。”

    王黯然点点头,谁说中华没有人才,只要有信心,抛弃洋奴舔狗的想法,即便是半导体行业,堂堂中华也可以让外国人侧目。

    “奖励,必须奖励!”

    ()

    daguoxgong

    。

章节目录